# 第4章 数字逻辑电路

数字逻辑电路一般分为组合逻辑电路和时序逻辑电路,在对组合逻辑电路和时序逻辑电路分析和设计基础上,重点介绍中规模数字集成电路的功能和应用。

组合逻辑电路,任意时刻的输出状态仅取决于该时刻的输入信号,而与电路原来的状态无关。电路的输出与输入之间无反馈,组合逻辑电路不需要记忆元件。

时序逻辑电路,输出状态由输入和电路的初始状态共同决定,电路中一定包含具有记忆功能的触 发器。

## 4.1.2 基本组合逻辑电路的分析与设计

基本组合逻辑电路是根据简化的逻辑函数式,用各种逻辑符号画出来的电路。电路的输出状态(结果),只由当时电路的各输入取值决定。一旦输入取值确定后,输出结果就可以确定。

常见的组合逻辑电路很多:二进制数的四则运算电路、 编码电路、译码电路、奇偶校验电路、数据分配器和 数据选择器等。

## 一、基本组合逻辑电路的分析和设计方法

组合电路的分析方法: (1) 应先写出每一位输出的逻辑表达式, (2) 在给定各个变量的取值后, 列出真值表, (3) 最后确定电路的逻辑功能。

例请分析给出电路的逻辑功能。



## 解:

# 由于电路是单输出,所以输出函数为:



$$Y = f(A_3, A_2, A_1, A_0) = A_3 \overline{A}_1 \overline{A}_0 \cdot \overline{A}_3 A_2 \overline{A}_0 \cdot \overline{A}_3 A_1 \overline{A}_0$$
$$= A_3 \overline{A}_1 \overline{A}_0 + \overline{A}_3 A_2 \overline{A}_0 + \overline{A}_3 \overline{A}_1 \overline{A}_0$$

| 4位    | 二进    | 〕入    | 输出    |   |
|-------|-------|-------|-------|---|
| $A_3$ | $A_2$ | $A_1$ | $A_0$ | Y |
| 0     | 0     | 0     | 0     | 0 |
| 0     | 0     | 0     | 1     | 0 |
| 0     | 0     | 1     | 0     | 1 |

•

| 0 | 0 | 1 | 1 | 0 |
|---|---|---|---|---|
| 0 | 1 | 0 | 0 | 1 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | 0 |
| 1 | 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 | 0 |

# 从真值表可知:

当输入4位二进制码小于8时,能被2整除;而输入二进制码大于8时,能被4整除的一个除法电路。

### 2.组合电路设计

设计是分析的反过程,通常要实现的功能要求是给定的,选定门电路后,能设计出完成该功能的具体电路。

### 一般设计过程为:

- (1) 根据题意或给定功能要求找出输入和输出逻辑变量;
  - (2) 列出真值表;
  - (3) 求出各个输出的最简与一或表达式(建议用卡诺图法);
    - (4) 用规定的逻辑门画出整个逻辑电路图。

例 设计一个4位二进制代码输入时,检测8421BCD伪码的组合逻辑电路。

解:

分析设计要求,输入是4变量,设为 $A_3A_2A_1A_0$ ,一个检测结果设为Y。

由于逻辑关系比较简单,所以直接填卡诺图,得出结果。

# 假定输入4位码是8421码时,输出为"0", 反之输出为"1",其卡诺图如图所示。





$$Y = (A_3, A_2, A_1, A_0) = A_3 A_2 + A_3 A_1$$
$$= A_3 (A_2 + A_1) = \overline{\overline{A}_3 + \overline{A}_2 + \overline{A}_1}$$

例:设计一个组合逻辑电路,其输入  $X=X_3X_2X_1X_0$ 为8421BCD码,输出  $Y=Y_3Y_2Y_1Y_0$ 为二进制数。要求:当0 < X < 3时, $Y=X^2$ ,当X>3时,Y=X+4。试求:(1)列出真值表;(2)写出每一个输出的最简"与—或—非"表达式。

### 三、组合逻辑电路中的竞争与冒险

### 1、 竞争一冒险现象的产生

在组合逻辑电路中,当电路从一种稳定状态转换到另一种稳定状态的瞬间,某个门电路的两个输入信号同时向相反方向变化(一个从"1"变为"0",另一个从"0"变为"1"),由于传输延迟时间的不同,所以到达输出门的时间有先有后,这种现象称为竞争。由于竞争而在逻辑电路的输出端有可能产生尖峰脉冲,把这种现象叫做竞争一冒险



### 2、竞争一冒险现象的判别方法

输出端的逻辑函数在一定条件下能简化成如下表达式:

$$Y = A + \overline{A}$$
 或  $Y = A \cdot \overline{A}$ 

则可以判定该电路存在竞争一冒险

【例】 判断下列逻辑函数表达式是否存在竞争一冒险现象。

- (1) Y = AB + ABC
- (2)  $Y = (A + \overline{B})(B + C)$

解: (1)由于逻辑函数中存在一对互补变量A和 A ,当 B=C="1"时,函数将成为  $Y = A + \overline{A}$  ,故电路存在竞争一冒险现象。

(2)由于逻辑函数中存在一对互补变量B和  $\overline{B}$  ,当 A=C= "0"时,函数将成为  $Y = B \cdot \overline{B}$  ,故电路存在竞争一冒险现象。

### 3、 消除竞争一冒险现象的方法

- (1) 引入选通脉冲
- (2) 接入滤波电容



#### (3) 修改逻辑设计,增加冗余项

增加冗余项或乘上冗余因子,使之不出现 A+A 或  $A \cdot \overline{A}$  的形式,即可消除冒险现象。

【例】
$$Y = AB + \overline{ABC}$$

B=C=1时存在竞争—冒险现象  $\longrightarrow Y = AB + ABC + BC$ 

【例】 
$$Y = (A + \overline{B})(B + C)$$

在A=C=0时产生竞争—冒险现象  $\longrightarrow Y = (A+B)(B+C)(A+C)$ 

# 4.1.4 常见逻辑电路功能分析与设计

# 一、编码器与译码器

### 编码器

编码器将一个特定对象变换成一组二进制码的电路。

如一个单位、一户家庭、一个部门、一个运动员等都可用一组n位的十进制代码表示。实现代码表示的具体电路就是编码器。

### 1. 基本编码器

如将4个开关量编制成4组二位二进制代码。

# 真值表为:

|       | 编码器            | <b>器输入</b> |       | 二位码输出          |                |  |  |  |
|-------|----------------|------------|-------|----------------|----------------|--|--|--|
| $W_0$ | $\mathbf{W}_1$ | $W_2$      | $W_3$ | Y <sub>1</sub> | Y <sub>0</sub> |  |  |  |
| 1     | 0              | 0          | 0     | 0              | 0              |  |  |  |
| 0     | 1              | 0          | 0     | 0              | 1              |  |  |  |
| 0     | 0              | 1          | 0     | 1              | 0              |  |  |  |
| 0     | 0              | 0          | 1     | 1              | 1              |  |  |  |

### 真值表说明:

- (1) 同一时间只允许1个编码对象输入,其余不能输入;
  - (2) 一个对象和一组代码相对应。00代表 $W_0$ 、01代表 $W_1$ 、10代表 $W_2$ 、11代表 $W_3$ ;

# 二位代码输出中每位的函数为:

|       | 编码器                   | 器输入   |       | 二位矿            | 马输出            |
|-------|-----------------------|-------|-------|----------------|----------------|
| $W_0$ | <b>W</b> <sub>1</sub> | $W_2$ | $W_3$ | Y <sub>1</sub> | Y <sub>0</sub> |
| 1     | 0                     | 0     | 0     | 0              | 0              |
| 0     | 1                     | 0     | 0     | 0              | 1              |
| 0     | 0                     | 1     | 0     | 1              | 0              |
| 0     | 0                     | 0     | 1     | 1              | 1              |

$$Y_1 = \overline{W_0} \overline{W_1} W_2 \overline{W_3} + \overline{W_0} \overline{W_1} \overline{W_2} W_3$$

$$Y_0 = \overline{W_0} W_1 \overline{W_2} \overline{W_3} + \overline{W_0} \overline{W_1} \overline{W_2} W_3$$

# 利用同时不能出现二个以上编码对象的约束条件,化简后得:

|       | 编码器   | <b></b> 器输入 |       | 二位码输出          |                |  |  |
|-------|-------|-------------|-------|----------------|----------------|--|--|
| $W_0$ | $W_1$ | $W_2$       | $W_3$ | Y <sub>1</sub> | Y <sub>0</sub> |  |  |
| 1     | 0     | 0           | 0     | 0              | 0              |  |  |
| 0     | 1     | 0           | 0     | 0              | 1              |  |  |
| 0     | 0     | 1           | 0     | 1              | 0              |  |  |
| 0     | 0     | 0           | 1     | 1              | 1              |  |  |

$$Y_{1} = \overline{W}_{0} \overline{W}_{1} W_{2} \overline{W}_{3} + \overline{W}_{0} \overline{W}_{1} \overline{W}_{2} W_{3}$$

$$= \overline{W}_{0} \overline{W}_{1} W_{2} \overline{W}_{3} + W_{0} W_{2} + W_{1} W_{2} + W_{3} W_{2}$$

$$+\overline{W}_{0}\overline{W}_{1}\overline{W}_{2}W_{3}+W_{0}W_{3}+W_{1}W_{3}+W_{2}W_{3}$$

$$= \overline{W}_{0} \overline{W}_{1} \overline{W}_{3} W_{2} + (W_{0} + W_{1} + W_{3}) W_{2}$$

$$+W_0W_1W_2W_3+(W_0+W_1+W_2)W_3$$

$$=W_2 + W_3$$

$$Y_0 = W_1 + W_3$$

4线—2线编码界



## 2. 二进制编码器

将2<sup>n</sup>个特定对象编制成n位二进制代码的一种组合逻辑电路。它在数字系统中应用的非常普遍,例如: 4线-2线(4/2)编码器, 8线-3线(8/3)编码器, 16线-4线(16/4)编码器等。



### 3. 二-十进制编码器

它是将十进制的0~9十个数字,用一组4位的二-十进制代码(BCD码)表示。



### 4. 优先编码器

这种编码器允许同时输入二个或二个以上的输入信号,但编码器只对其中优先权最高的 待编码对象实施编码。编码对象的优先权高 低可以在设计时预先规定。

## 4.2 中规模集成逻辑电路及应用

把这些基本组合逻辑电路集成化,加上电源和某些控制端后,就成为一片中规模集成电路。 中规模集成电路的功能完善,连接和功能扩展方便。

# 集成门电路系列型号

## 1、TTL逻辑电路系列

74×× 标准系列

74L×× 低功耗系列

74H×× 高速系列

745×× 肖特基系列

74LS×× 低功耗肖特基系列

74AS×× 先进的肖特基系列

74ALS×× 先进的低功耗肖特基系列

## 2、CMOS逻辑器件系列

4000系列 标准系列

74C××系列 普通系列

74HC/HCU/HCT ××系列 高速系列

74AC/ACT ×× 系列 先进CMOS系列

74HCT XX和74ACTXX系列可直接与TTL相兼 容;

74HC能够直接驱动TTL电路,而TTL电路却不能直接驱动74HC

在中规模集成电路中,通常给出某电路的功能表和芯片引脚图,然后依据基本电路的工作原理,将该中规模集成电路应用起来。

因此,学习方法是首先读懂该中规模集成电路的功能表,相应引脚功能。

## 1. 中规模集成编码器及应用

CD4532是一片应用广泛的8线—3线中规模集成优先编码器。



引脚排 列图 简化逻 辑图



# CD4532功能表

|   |    |         |                            | 编                          | 码器                         | 输入    |       | 代码和控制输出                    |                            |       |                            |                            |    |    |
|---|----|---------|----------------------------|----------------------------|----------------------------|-------|-------|----------------------------|----------------------------|-------|----------------------------|----------------------------|----|----|
|   | EI | $I_{7}$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_3$ | $I_2$ | $I_{\scriptscriptstyle 1}$ | $I_{\scriptscriptstyle 0}$ | $Y_2$ | $Y_{\scriptscriptstyle 1}$ | $Y_{\scriptscriptstyle 0}$ | GS | EO |
|   | 0  | ×       | ×                          | ×                          | ×                          | ×     | ×     | ×                          | ×                          | 0     | 0                          | 0                          | 0  | 0  |
|   | 1  | 0       | 0                          | 0                          | 0                          | 0     | 0     | 0                          | 0                          | 0     | 0                          | 0                          | 0  | 1  |
|   | 1  | 1       | ×                          | ×                          | ×                          | ×     | ×     | ×                          | ×                          | 1     | 1                          | 1                          | 1  | 0  |
|   | 1  | 0       | 1                          | ×                          | ×                          | ×     | ×     | ×                          | ×                          | 1     | 1                          | 0                          | 1  | 0  |
|   | 1  | 0       | 0                          | 1                          | ×                          | ×     | ×     | ×                          | ×                          | 1     | 0                          | 1                          | 1  | 0  |
| , | 1  | 0       | 0                          | 0                          | 1                          | ×     | ×     | ×                          | ×                          | 1     | 0                          | 0                          | 1  | 0  |
| , | 1  | 0       | 0                          | 0                          | 0                          | 1     | ×     | ×                          | ×                          | 0     | 1                          | 1                          | 1  | 0  |
|   | 1  | 0       | 0                          | 0                          | 0                          | 0     | 1     | ×                          | ×                          | 0     | 1                          | 0                          | 1  | 0  |
| ۰ | 1  | 0       | 0                          | 0                          | 0                          | 0     | 0     | 1                          | ×                          | 0     | 0                          | 1                          | 1  | 0  |
|   | 1  | 0       | 0                          | 0                          | 0                          | 0     | 0     | 0                          | 1                          | 0     | 0                          | 0                          | 1  | 0  |

### CD4532功能表

|    |       |                            | 编码                         | 马器                         | 输入                         |       |                            |                            | 代码和控制输出 |         |         |    |    |  |
|----|-------|----------------------------|----------------------------|----------------------------|----------------------------|-------|----------------------------|----------------------------|---------|---------|---------|----|----|--|
| EI | $I_7$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_{\scriptscriptstyle 3}$ | $I_2$ | $I_{\scriptscriptstyle 1}$ | $I_{\scriptscriptstyle 0}$ | $Y_{2}$ | $Y_{1}$ | $Y_{0}$ | GS | EO |  |
| 0  | ×     | ×                          | ×                          | ×                          | ×                          | ×     | ×                          | ×                          | 0       | 0       | 0       | 0  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 0     | 0                          | 0                          | 0       | 0       | 0       | 0  | 1  |  |
| 1  | 1     | ×                          | ×                          | ×                          | ×                          | X     | ×                          | ×                          | 1       | 1       | 1       | 1  | 0  |  |
| 1  | 0     | 1                          | ×                          | ×                          | ×                          | X     | ×                          | ×                          | 1       | 1       | 0       | 1  | 0  |  |
| 1  | 0     | 0                          | 1                          | ×                          | ×                          | X     | ×                          | X                          | 1       | 0       | 1       | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 1                          | ×                          | X     | ×                          | ×                          | 1       | 0       | 0       | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 1                          | X     | ×                          | ×                          | 0       | 1       | 1       | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 1     | ×                          | ×                          | 0       | 1       | 0       | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 0     | 1                          | ×                          | 0       | 0       | 1       | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 0     | 0                          | 1                          | 0       | 0       | 0       | 1  | 0  |  |



(2) EI使能端(高电平使能)。EO、GS的作用:EO只有在EI=1使能,而无编码输入时为"1",其余情况为"0",它可以控制相同编码器的EI使能端。

### CD4532功能表

|    |       |                            | 编码                         | 马器                         | 输入                         |                            |                            |                            | 代码和控制输出 |                            |                            |    |    |  |
|----|-------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|---------|----------------------------|----------------------------|----|----|--|
| EI | $I_7$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_{\scriptscriptstyle 3}$ | $I_{\scriptscriptstyle 2}$ | $I_{\scriptscriptstyle 1}$ | $I_{\scriptscriptstyle 0}$ | $Y_{2}$ | $Y_{\scriptscriptstyle 1}$ | $Y_{\scriptscriptstyle 0}$ | GS | EO |  |
| 0  | ×     | X                          | ×                          | ×                          | ×                          | X                          | ×                          | ×                          | 0       | 0                          | 0                          | 0  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 0                          | 0                          | 0                          | 0       | 0                          | 0                          | 0  | 1  |  |
| 1  | 1     | ×                          | ×                          | ×                          | ×                          | X                          | ×                          | ×                          | 1       | 1                          | 1                          | 1  | 0  |  |
| 1  | 0     | 1                          | ×                          | ×                          | ×                          | X                          | ×                          | ×                          | 1       | 1                          | 0                          | 1  | 0  |  |
| 1  | 0     | 0                          | 1                          | X                          | X                          | X                          | ×                          | X                          | 1       | 0                          | 1                          | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 1                          | X                          | X                          | ×                          | X                          | 1       | 0                          | 0                          | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 1                          | ×                          | ×                          | ×                          | 0       | 1                          | 1                          | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 1                          | ×                          | ×                          | 0       | 1                          | 0                          | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 0                          | 1                          | ×                          | 0       | 0                          | 1                          | 1  | 0  |  |
| 1  | 0     | 0                          | 0                          | 0                          | 0                          | 0                          | 0                          | 1                          | 0       | 0                          | 0                          | 1  | 0  |  |



(3) GS端只有在编码器使能情况下,而且编码器有输入时才为"1",表示编码器处于工作状态。并区别无输入和仅为 $I_0$ 输入时的三位码000。

### CD4532功能表

|    |       |                            | 编码                         | 马器                         | 输入    |                            |                            |                            | 代       | 码和                         | 扣控制     | 削输出 | <u>出</u> | "1"                                   | +5V                         |
|----|-------|----------------------------|----------------------------|----------------------------|-------|----------------------------|----------------------------|----------------------------|---------|----------------------------|---------|-----|----------|---------------------------------------|-----------------------------|
| EI | $I_7$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_3$ | $I_{\scriptscriptstyle 2}$ | $I_{\scriptscriptstyle 1}$ | $I_{\scriptscriptstyle 0}$ | $Y_{2}$ | $Y_{\scriptscriptstyle 1}$ | $Y_{0}$ | GS  | EO       | "0"—T                                 |                             |
| 0  | ×     | X                          | ×                          | ×                          | ×     | ×                          | X                          | ×                          | 0       | 0                          | 0       | 0   | 0        | "0"——15                               | GS —                        |
| 1  | 0     | 0                          | 0                          | 0                          | 0     | 0                          | 0                          | 0                          | 0       | 0                          | 0       | 0   | 1        | $0$ "— $I_{-}$                        | т 🖳                         |
| 1  | 1     | X                          | ×                          | ×                          | X     | X                          | ×                          | ×                          | 1       | 1                          | 1       | 1   | 0        |                                       | 04532 T                     |
| 1  | 0     | 1                          | ×                          | ×                          | X     | ×                          | ×                          | ×                          | 1       | 1                          | 0       | 1   | 0        | l -                                   | 12 T                        |
| 1  | 0     | 0                          | 1                          | ×                          | X     | ×                          | ×                          | ×                          | 1       | 0                          | 1       | 1   | 0        | $Y_2$                                 | 1 <sub>1</sub>              |
| 1  | 0     | 0                          | 0                          | 1                          | X     | ×                          | ×                          | ×                          | 1       | 0                          | 0       | 1   | 0        | 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | $\mathbf{v}^{\mathbf{l}_0}$ |
| 1  | 0     | 0                          | 0                          | 0                          | 1     | X                          | X                          | ×                          | 0       | 1                          | 1       | 1   | 0        | GND                                   | Y <sub>0</sub>              |
| 1  | 0     | 0                          | 0                          | 0                          | 0     | 1                          | X                          | ×                          | 0       | 1                          | 0       | 1   | 0        |                                       |                             |
| 1  | 0     | 0                          | 0                          | 0                          | 0     | 0                          | 1                          | ×                          | 0       | 0                          | 1       | 1   | 0        |                                       |                             |
| 1  | 0     | 0                          | 0                          | 0                          | 0     | 0                          | 0                          | 1                          | 0       | 0                          | 0       | 1   | 0        |                                       |                             |

例:请列出CD4532如图所示连接时,输出三位代码和EO、GS状态。

解: 此时Y<sub>2</sub>Y<sub>1</sub>Y<sub>0</sub>=100, EO="0", GS="1"。

例2: 用两片CD4532扩展成16线/4线的优先编码器。

解:利用使能端EI和EO、GS端将两片连接成分时工作制,输出4位码用或门扩展。





(1) 因CD4532(2)的EI接"1",当 $A_{15}$ ~ $A_8$ 无输入时,该片的 $Y_2Y_1Y_0$ =000,GS=0,EO为"1", CD4532(1)处于编码状态,输出3位代码由片(1)决定。

|                                                       |       |                            | 编码                         | 马器                         | 输入    | •     |                            |                            | 代码和控制输出 |         |         |    |    |
|-------------------------------------------------------|-------|----------------------------|----------------------------|----------------------------|-------|-------|----------------------------|----------------------------|---------|---------|---------|----|----|
| EΙ                                                    | $I_7$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_3$ | $I_2$ | $I_{\scriptscriptstyle 1}$ | $I_{\scriptscriptstyle 0}$ | $Y_2$   | $Y_{1}$ | $Y_{0}$ | GS | EO |
| 0                                                     | ×     | X                          | X                          | X                          | X     | X     | ×                          | X                          | 0       | 0       | 0       | 0  | 0  |
| 1                                                     | 0     | 0                          | 0                          | 0                          | 0     | 0     | 0                          | 0                          | 0       | 0       | 0       | 0  | 1  |
| 1                                                     | 1     | X                          | X                          | X                          | X     | X     | ×                          | X                          | 1       | 1       | 1       | 1  | 0  |
| 1                                                     | 0     | 1                          | X                          | X                          | X     | X     | X                          | X                          | 1       | 1       | 0       | 1  | 0  |
| 1                                                     | 0     | 0                          | 1                          | X                          | X     | X     | ×                          | X                          | 1       | 0       | 1       | 1  | 0  |
| $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ |       |                            |                            |                            |       |       |                            | 1                          | 0       | 0       | 1       | 0  |    |



(2) 因CD4532(2)的EI接"1",当 $A_{15}$ ~ $A_{8}$ 有输入时,该片的EO为"0", CD4532(1)处于禁止编码状态,输出3位代码为000。由片(2)的位输出代码决定输出。

|    |         |                            | 编码                         | 马器                         | 输入                         | •                          |          |                            | 代码和控制输出 |          |                            |    |    |  |
|----|---------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|----------|----------------------------|---------|----------|----------------------------|----|----|--|
| EI | $I_{7}$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_{\scriptscriptstyle 3}$ | $I_{\scriptscriptstyle 2}$ | $I_{_1}$ | $I_{\scriptscriptstyle 0}$ | $Y_{2}$ | $Y_{_1}$ | $Y_{\scriptscriptstyle 0}$ | GS | EO |  |
| 0  | X       | ×                          | X                          | X                          | X                          | X                          | X        | X                          | 0       | 0        | 0                          | 0  | 0  |  |
| 1  | 0       | 0                          | 0                          | 0                          | 0                          | 0                          | 0        | 0                          | 0       | 0        | 0                          | 0  | 1  |  |
| 1  | 1       | ×                          | X                          | X                          | X                          | X                          | X        | X                          | 1       | 1        | 1                          | 1  | 0  |  |
| 1  | 0       | 1                          | X                          | X                          | ×                          | X                          | ×        | X                          | 1       | 1        | 0                          | 1  | 0  |  |
| 1  | 0       | 0                          | 1                          | X                          | ×                          | X                          | ×        | X                          | 1       | 0        | 1                          | 1  | 0  |  |
| 1  | 0       | 0                          | 0                          | 1                          | X                          | X                          | X        | X                          | 1       | 0        | 0                          | 1  | 0  |  |
| 1  | 0       | 0                          | 0                          | 0                          | 1                          | X                          | X        | X                          | 0       | 1        | 1                          | 1  | 0  |  |



| 若电路              | 输入为                   |                 |
|------------------|-----------------------|-----------------|
| $A_{15}A_{14}$ . | $A_8 = 00001$         | $\times \times$ |
|                  | $A_0 = \times \times$ |                 |
| 时,各处             | <b>业的输出如</b>          | 标记              |
| 所示。              |                       |                 |

|    |         |                            | $L_1$                      |                            |                            |                            | _ <del></del> 0            |                            |         |          |         |    |    |
|----|---------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|----------------------------|---------|----------|---------|----|----|
|    | 编码器输入   |                            |                            |                            |                            |                            |                            | 代码和控制输出                    |         |          |         |    |    |
| EI | $I_{7}$ | $I_{\scriptscriptstyle 6}$ | $I_{\scriptscriptstyle 5}$ | $I_{\scriptscriptstyle 4}$ | $I_{\scriptscriptstyle 3}$ | $I_{\scriptscriptstyle 2}$ | $I_{\scriptscriptstyle 1}$ | $I_{\scriptscriptstyle 0}$ | $Y_{2}$ | $Y_{_1}$ | $Y_{0}$ | GS | EO |
| 0  | ×       | ×                          | X                          | ×                          | X                          | X                          | ×                          | X                          | 0       | 0        | 0       | 0  | 0  |
| 1  | 0       | 0                          | 0                          | 0                          | 0                          | 0                          | 0                          | 0                          | 0       | 0        | 0       | 0  | 1  |
| 1  | 1       | ×                          | ×                          | ×                          | X                          | X                          | ×                          | ×                          | 1       | 1        | 1       | 1  | 0  |
| 1  | 0       | 1                          | X                          | ×                          | ×                          | X                          | ×                          | X                          | 1       | 1        | 0       | 1  | 0  |
| 1  | 0       | 0                          | 1                          | ×                          | X                          | X                          | ×                          | ×                          | 1       | 0        | 1       | 1  | 0  |
| 1  | 0       | 0                          | 0                          | 1                          | ×                          | X                          | ×                          | X                          | 1       | 0        | 0       | 1  | 0  |
| 1  | 0       | 0                          | 0                          | 0                          | 1                          | X                          | ×                          | ×                          | 0       | 1        | 1       | 1  | 0  |
| 1  | 0       | 0                          | 0                          | 0                          | 0                          | 1                          | X                          | ×                          | 0       | 1        | 0       | 1  | 0  |
| 1  | 0       | 0                          | 0                          | 0                          | 0                          | 0                          | 1                          | ×                          | 0       | 0        | 1       | 1  | 0  |
| 1  | 0       | 0                          | 0                          | 0                          | 0                          | 0                          | 0                          | 1                          | 0       | 0        | 0       | 1  | 0  |

# 译码器

译码是编码的反过程。即:将二进制代码所代表的特定对象还原出来的电路。根据还原(翻译)对象的不同,分为二进制译码器和二-十进制译码器(显示译码器)。

### 一、二进制基本译码器



电路的输入是n位二进制代码,输出为2<sup>n</sup> 种特定对象。如2/4、3/8、4/16等译码器。

主要是能看懂电路符号和真值表

# 以2线-4线译码电路为例: 真值表

| 使能控制            | 输     | 入     | 输出               |                  |                  |                  |  |
|-----------------|-------|-------|------------------|------------------|------------------|------------------|--|
| $\overline{EN}$ | $A_1$ | $A_0$ | $\overline{Y_3}$ | $\overline{Y_2}$ | $\overline{Y_1}$ | $\overline{Y_0}$ |  |
| 1               | ×     | ×     | 1                | 1                | 1                | 1                |  |
| 0               | 0     | 0     | 1                | 1                | 1                | 0                |  |
| 0               | 0     | 1     | 1                | 1                | 0                | 1                |  |
| 0               | 1     | 0     | 1                | 0                | 1                | 1                |  |
| 0               | 1     | 1     | 0                | 1                | 1                | 1                |  |

### 译码器电路符号



由上可知:一组代码和输出对象是一一对应的关系;每一个输出的逻辑函数是一个最小项(这一结论后面有用)。

$$\overline{Y_3} = \overline{A_1 A_0} \qquad \overline{Y_2} = \overline{A_1 \overline{A_0}} \\
\overline{Y_1} = \overline{A_1 A_0} \qquad \overline{Y_0} = \overline{A_1 A_0}$$



### 真值表

| 使能控制            | 输     | λ     |                  | 输                | 出                |                  |
|-----------------|-------|-------|------------------|------------------|------------------|------------------|
| $\overline{EN}$ | $A_1$ | $A_0$ | $\overline{Y_3}$ | $\overline{Y_2}$ | $\overline{Y_1}$ | $\overline{Y_0}$ |
| 1               | ×     | ×     | 1                | 1                | 1                | 1                |
| 0               | 0     | 0     | 1                | 1                | 1                | 0                |
| 0               | 0     | 1     | 1                | 1                | 0                | 1                |
| 0               | 1     | 0     | 1                | 0                | 1                | 1                |
| 0               | 1     | 1     | 0                | 1                | 1                | 1                |

 $\overline{EN}$  是译码还是不译码的使能控制端。当  $\overline{EN}$  = $\mathbf{0}$ 时,各输出逻辑函数式为:

给予使能控制端以及输入变量的各种取值后,得到各输出的结果

$$\overline{Y_3} = \overline{A_1 A_0} \qquad \overline{Y_2} = \overline{A_1 \overline{A_0}} \\
\overline{Y_1} = \overline{A_1 A_0} \qquad \overline{Y_0} = \overline{A_1 \overline{A_0}}$$

# 2. 中规模集成译码器及应用

中规模集成译码器种类很多,有二进制译码器,二一十进制BCD码译码器等等,这些译码器连接方便,应用广泛。

#### (1) 中规模集成译码器74HC138

74HC138是一片中规模集成的3线—8线译码器,3位码输入,8个输出,加上电源和译码控制端引线,做成16脚的集成封装。

#### 74HC138译码器真值表

| 控制与代码输入 |                                     |       |       |       | 译码器输出            |                  |                  |                  |                  |                  |                  |                  |
|---------|-------------------------------------|-------|-------|-------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
| $ST_A$  | $\overline{ST}_B + \overline{ST}_C$ | $A_2$ | $A_1$ | $A_0$ | $\overline{Y_7}$ | $\overline{Y}_6$ | $\overline{Y}_5$ | $\overline{Y}_4$ | $\overline{Y}_3$ | $\overline{Y}_2$ | $\overline{Y}_1$ | $\overline{Y_0}$ |
| 0       | ×                                   | X     | X     | X     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| X       | 1                                   | ×     | X     | X     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1       | 0                                   | 0     | 0     | 0     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                |
| 1       | 0                                   | 0     | 0     | 1     | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                |
| 1       | 0                                   | 0     | 1     | 0     | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                |
| 1       | 0                                   | 0     | 1     | 1     | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                |
| 1       | 0                                   | 1     | 0     | 0     | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                |
| 1       | 0                                   | 1     | 0     | 1     | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                |
| 1       | 0                                   | 1     | 1     | 0     | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1       | 0                                   | 1     | 1     | 1     | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |



●使能控制端的 作用?

$$\frac{ST_A}{ST_B} = "1"$$

$$ST_C = "0"$$

译码器使能工作。

●● 低电平表示 有输出(低电平 有效),所以输 出变量上加了一 个非号。

#### (1) 2/4译码器扩展成3/8译码器



## (2) 用2片74HC138扩展成4线—16线译码器

利用控制端,采用分时制的工作方式,能方便地实现4线—16线的译码功能。



# (3) 用二进制译码器加适量的门电路,可以组成各种组合电路

由于译码器的每一个输出就是一个最小项,而任何一个输出函数都可以表示为最小项之和表达式。所以,译码器配上适当的逻辑门电路就可实现各种组合电路。



如果将一逻辑函数的变量有序地加到译码器的输入端,则译码器每一个输出函数对应输入代码的一个最小项,因此,译码器可用以实现组合逻辑电路的设计。如用2—4译码器实现函

数  $F(A,B) = AB + \overline{AB}$  ,则将A、B

分别接到地址 $A_1$ 、 $A_0$ ,如图连接。

$$F(A,B) = AB + \overline{AB} = m_3 + m_0$$

$$= \overline{\overline{Y}}_3 + \overline{\overline{Y}}_0 = \overline{\overline{Y}}_3 \cdot \overline{\overline{Y}}_0$$



【例】试用3/8译码器设计一个能判别四位二进制码中1的位数是奇数还是偶数的奇偶识别电路。可用"与非"和"与或非"两种门电路。

解:令四位二进制码为 $A_3A_2A_1A_0$ ,输出 $Y_{OD}$ 表示1的位数为奇数, $Y_E$ 为偶数。则卡诺图为:

| $A_1A_0$ | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 1  | 0  | 1  |
| 01       | 1  | 0  | 1  | 0  |
| 11       | 0  | 1  | 0  | 1  |
| 10       | 1  | 0  | 1  | 0  |

图中1方格表示奇数,0格为偶数。所以结合1格得到 $Y_{OD}$ 函数,结合0格得 $Y_{E}$ 函数。

$$A_{1}A_{0}$$
 $A_{1}A_{0}$ 
 $A_{2}A_{2}$ 
 $A_{1}A_{0}$ 
 $A_{2}A_{2}$ 
 $A_{3}A_{2}$ 
 $A_{2}A_{2}$ 
 $A_{3}A_{2}$ 
 $A_{3}A_{2}$ 
 $A_{4}A_{0}$ 
 $A_{5}A_{2}$ 
 $A_{$ 

$$\begin{split} Y_{OD} &= \overline{A_{3}} (\overline{A_{2}} \overline{A_{1}} A_{0} + \overline{A_{2}} A_{1} \overline{A_{0}} + A_{2} \overline{A_{1}} \overline{A_{0}} + A_{2} A_{1} A_{0}) \\ &+ A_{3} (\overline{A_{2}} \overline{A_{1}} \overline{A_{0}} + \overline{A_{2}} A_{1} A_{0} + A_{2} \overline{A_{1}} A_{0} + A_{2} A_{1} \overline{A_{0}}) \\ &= \overline{A_{3}} (\overline{\overline{Y_{1}}} + \overline{\overline{Y_{2}}} + \overline{\overline{Y_{4}}} + \overline{\overline{Y_{7}}}) + A_{3} (\overline{\overline{Y_{0}}} \overline{\overline{Y_{3}}} \overline{\overline{Y_{5}}} \overline{\overline{Y_{6}}}) \\ &= \overline{A_{3}} (\overline{\overline{Y_{1}}} \overline{\overline{Y_{2}}} \overline{\overline{Y_{4}}} \overline{\overline{Y_{7}}}) + A_{3} (\overline{\overline{Y_{0}}} \overline{\overline{Y_{3}}} \overline{\overline{Y_{5}}} \overline{\overline{Y_{6}}}) \\ Y_{E} &= \overline{A_{3}} (\overline{A_{2}} \overline{A_{1}} \overline{A_{0}} + \overline{A_{2}} A_{1} A_{0} + A_{2} \overline{A_{1}} \overline{A_{0}} + A_{2} A_{1} \overline{A_{0}}) \\ &+ A_{3} (\overline{A_{2}} \overline{A_{1}} A_{0} + \overline{A_{2}} A_{1} \overline{A_{0}} + A_{2} \overline{A_{1}} \overline{A_{0}} + A_{2} \overline{A_{1}} \overline{A_{0}} + A_{2} A_{1} A_{0}) \\ &= A_{3} (\overline{\overline{Y_{1}}} \overline{\overline{Y_{2}}} \overline{\overline{Y_{4}}} \overline{\overline{Y_{7}}}) + \overline{A_{3}} (\overline{\overline{Y_{0}}} \overline{\overline{Y_{3}}} \overline{\overline{Y_{5}}} \overline{\overline{Y_{6}}}) \end{split}$$

## 连接后的电路

$$Y_{OD} = \overline{A_3}(\overline{\overline{Y_1}}\overline{\overline{Y_2}}\overline{\overline{Y_4}}\overline{\overline{Y_7}}) + A_3(\overline{\overline{Y_0}}\overline{\overline{Y_3}}\overline{\overline{Y_5}}\overline{\overline{Y_6}})$$

$$Y_E = A_3(\overline{\overline{Y_1}}\overline{\overline{Y_2}}\overline{\overline{Y_4}}\overline{\overline{Y_7}}) + \overline{A_3}(\overline{\overline{Y_0}}\overline{\overline{Y_3}}\overline{\overline{Y_5}}\overline{\overline{Y_6}})$$



#### 3. 二-十进制译码器

将输入BCD码翻译成十进制数码的组合逻辑电路, 所以,又称显示译码器(译码后的结果能用显示器 显示出来)、码制变换译码器多种。



## ▶显示器简介

显示器分为点阵式和分段式两种(也可按器件分为半导体和液晶两类)。

## ▶点阵式显示器



一般由发光二极管等矩阵组成,常用于广告、车站等场合。

要点亮某一个字形时,只要点亮这些字形的点就行。



## > 分段显示器

它可以是半导体分段式(LED数码管)和液晶分段式两种。

#### ➤ LED显示器

它由7段(不含小数点)、8段(含小数点)两种,每一段就是一只发光二极管。又分为共阳极和共 阴极结构。







## > 分段式液晶显示器(LCD)

- 一种具有流动性的有机化合物的奇特光学特性而发光
- 目前使用日益普遍
- 功耗极微
- 工作电压低 (2~5V)
- 显示清晰、体积小、寿命长
- 缺点是响应速度慢(10~200ms)



## >二-十进制译码器设计举例

【例2.3.1】试用非门和或非门设计一个8421BCD码输入的驱动七段半导体数码管(共阴极)的二-十进制译码器。

解:由于显示器为七段半导体数码管,所以译码器的输出为七个输出,四位BCD 码输入,设计电路如下框图所示:



由于LED是共阴极,所以译码器输出应为高电平才能点亮某段数码管。列出真值表:

| 输 | 入84 | 21代 | 码 | 输出对应段亮暗 |   |   |   |   |   | 字形 |       |               |
|---|-----|-----|---|---------|---|---|---|---|---|----|-------|---------------|
| D | С   | В   | Α | а       | b | С | d | е | f | g  | 7 /// |               |
| 0 | 0   | 0   | 0 | 1       | 1 | 1 | 1 | 1 | 1 | 0  | 0     | N.            |
| 0 | 0   | 0   | 1 | 0       | 1 | 1 | 0 | 0 | 0 | 0  | 1     | 一 公<br>_ 共    |
| 0 | 0   | 1   | 0 | 1       | 1 | 0 | 1 | 1 | 0 | 1  | 2     | 电             |
| 0 | 0   | 1   | 1 | 1       | 1 | 1 | 1 | 0 | 0 | 1  | 3     | d c极 ba       |
| 0 | 1   | 0   | 0 | 0       | 1 | 1 | 0 | 0 | 1 | 1  | 4     | a             |
| 0 | 1   | 0   | 1 | 1       | 0 | 1 | 1 | 0 | 1 | 1  | 5     | <i>f</i> b    |
| 0 | 1   | 1   | 0 | 1       | 0 | 1 | 1 | 1 | 1 | 1  | 6     | e g c         |
| 0 | 1   | 1   | 1 | 1       | 1 | 1 | 0 | 0 | 0 | 0  | 7     | $d \bullet h$ |
| 1 | 0   | 0   | 0 | 1       | 1 | 1 | 1 | 1 | 1 | 1  | 8     |               |
| 1 | 0   | 0   | 1 | 1       | 1 | 1 | 1 | 0 | 1 | 1  | 9     | e f 公 g h 共   |
|   |     |     |   |         |   |   |   |   |   |    |       | e<br>根<br>极   |

用卡诺图化简,得出七段的逻辑函数式,由于用或非门且驱动共阴极,所以用包围"0"格,求或与式的最简原函数。以a段为例:

$$\overline{a} = C\overline{B}\overline{A} + \overline{D}\overline{C}\overline{B}A$$

$$a = \overline{\overline{C} + B + A} + \overline{D + C + B + A}$$

| a BA | 400 | 01 | 11 | 10 |
|------|-----|----|----|----|
| 00   | 1   | 0  | 1  | 1  |
| 01   | 0   | 1  | 1  | 1  |
| 11   | X   | ×  | ×  | X  |
| 10   | 1   | 1  | ×  | ×  |

同理可得其它各段的函数式。

$$a = (\overline{C} + B + A)(D + C + B + \overline{A}) = \overline{\overline{C} + B + A} + \overline{D + C + B + \overline{A}}$$

$$b = (\overline{C} + B + \overline{A})(\overline{C} + \overline{B} + A) = \overline{\overline{C} + B + \overline{A}} + \overline{\overline{C} + \overline{B} + A}$$

$$c = \overline{C + \overline{B} + A}$$

$$d = (\overline{C} + B + A)(\overline{C} + \overline{B} + \overline{A})(D + C + B + \overline{A})$$

$$=\overline{C}+B+A+\overline{C}+\overline{B}+\overline{A}+D+C+B+\overline{A}$$

$$e = \overline{A}(\overline{C} + B) = A + \overline{\overline{C} + B}$$

$$f = (\overline{B} + \overline{A})(C + \overline{B})(D + C + \overline{A}) = \overline{\overline{B} + \overline{A}} + \overline{C + \overline{B}} + \overline{D + C + \overline{A}}$$

$$g = (D + C + B)(\overline{C} + \overline{B} + \overline{A}) = \overline{D + C + B} + \overline{\overline{C} + \overline{B} + \overline{A}}$$

从逻辑式可以计算出需要或非门的个数,画出该设计电路如图所示:



## (4) 二一十进制译码器和数码管的连接

#### 74HC247(OC)二—十进制译码器



A<sub>3</sub>~A<sub>0</sub>是四位 8421**BCD**码输入端, Y<sub>a</sub>~Y<sub>g</sub>驱动七段数 码管的七个输出,集 码件等的比较, 极开始出, 极开的特别, 极开的特别, 极开的。



## ① LT灯测试控制:

低电平有效,LT=0时,不管 $A_3$ ~ $A_0$ 状态如何, $Y_a$ ~ $Y_g$ 输出都为低电平,共阳极七段数码都能点亮,不测试时,LT置"1"。



## ② BI/RBO灭灯输入/灭零输出控制端

BI=0为灭灯输入,不管A<sub>3</sub>~A<sub>0</sub>状态如何,Ya~Yg输出都为高电平,把共阳的七段数码管熄灭。作为灭零输出端用时,可以作为下一位的灭零输入。正常时应置高电平。



- ② BI/RBO灭灯输入/灭零输出控制端
- ③ RBI灭零输入端

它与RBO配合使用,熄灭不必显示的零。如有一个8位数码显示电路,整数部分5位,小数部分3位,在显示16.8这个数字时将呈现00016.800字样,如将前后多余零灭掉,则更加明了醒目。

## 灭零输入RBI和灭零输出RBO连接图



- ③ RBI灭零输入端
- ② BI/RBO灭灯输入/灭零输出控制端

74HC247 (OC) 与共阳极数 数码管的 具体连接



## 二、数据选择器和数据分配器

## 数据选择器

数据分配器和数据选择器大量应用在数据采集和数字信号处理与通信系统中。

## 1、数据选择器

在数字信号的传输过程中,有时需要从一组输入数据中选出某一个来,或在多路数据采集系统中,选出某一路来。能实现这一功能的电路就是多路数据选择器。



从数据的传输方式讲,它是一个并行/串行的传输转 换电路。

#### 一个四选一(4/1)数据选择器如图所示:



#### 真值表

| 使能              | 输     | 入     | 输出    |
|-----------------|-------|-------|-------|
| $\overline{EN}$ | $A_1$ | $A_0$ | Z     |
| 1               | X     | X     | 0     |
| 0               | 0     | 0     | $D_0$ |
| 0               | 0     | 1     | $D_1$ |
| 0               | 1     | 0     | $D_2$ |
| 0               | 1     | 1     | $D_3$ |

在使能控制端  $\overline{EN} = 0$  时,其输出函数为:

$$Z = D_3 A_1 A_0 + D_2 A_1 A_0 + D_1 A_1 A_0 + D_0 A_1 A_0$$
$$= \sum_{i=0}^{2^n - 1} D_i m_i$$

# > 4选1数据选择器电路符号



## 中规模集成数据选择器和数据分配器

1. 数据选择器

74HC151数据选择器

8选1的数据选择器(多路选择器MUX)





## (3) 实现各种组合型逻辑函数

在选择器使能条件下,选择器的输出函数为:



从电路的输出函数可知,数据选择器是一个与-或表达式,而电路的结构又是一个与或逻辑结构。因此,用 数据选择器可以产生各种各样的组合逻辑电路。

## 用数据选择器实现逻辑函数的方法:

- ①把函数的输入变量分为两组,一组加到数据选择器的地址端,余下的一组变量送到数据选择器的数据输入端。
- ②求出加到每个数据输入端的值。
- ③画出要实现的逻辑函数的逻辑图。

具体设计方法分三种情况说明:

- ①采用具有n个地址端的数据选择器实现n变量的函数时,应将函数的输入变量加到地址端(A),将函数卡诺图各方格内的值接到相应的数据输入端(D)。
- ②当函数输入变量数小于数据选择器的地址端时,应将不用的地址端及不用的数据输入端都接0(或接1)。
- ③当函数输入变量大于数据选择器地址端时,可任选几个变量接到地址端,剩下的变量以一定的方式接到数据端。

【例1】用8选项数据选择器74HC151实现以下三 变量函数。

 $Z = f(A, B, C) = \overline{AB} + \overline{BC} + AB\overline{C}$ 

解: 令函数的3个变量都 作选择器地址输入,然后 将函数配成最小项之和形 式。



$$Z = f(A, B, C) = \overline{AB} + \overline{BC} + AB\overline{C}$$

$$= \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC} + AB\overline{C}$$

$$= \overline{ABC} + \overline{ABC} + AB\overline{C} + AB\overline{C} = m_0D_0 + m_1D_1 + m_5D_5 + m_6D_6$$

$$= m_0.1 + m_1.1 + m_2.0 + m_3.0 + m_4.0 + m_5.1 + m_6.1 + m_7.0$$

$$\text{If Uff} \qquad D_0 = D_1 = D_5 = D_6 = 1$$

$$\mathbf{Z} \qquad \mathbf{Z} \qquad D_2 = D_3 = D_4 = D_7 = 0$$

【例2】试写出图示电路输出函数式,并说明电路的逻 辑功能是实现全加器和全减器功能。



$$\overrightarrow{R}: \quad Z_1 = \overline{ABC} + \overline{ABC} + \overline{ABC} + ABC = A \oplus B \oplus C$$

$$Z_2 = \overline{AB} \cdot 0 + \overline{ABC} + \overline{ABC} + AB = (A \oplus B)C + AB$$

全加器进位

$$Z_3 = \overline{ABC} + \overline{ABC} + A\overline{BC} + ABC = A \oplus B \oplus C$$

全减器差

$$Z_{A} = \overline{ABC} + \overline{AB}C + \overline{AB}C = (AOB)C + \overline{AB}C$$

全减器借位

### 【例3】用8选1数据选择器74HC151实现序列脉冲输出。



把多路数据选择器的 数据输入端接上预先设 计好的序列数据, 而在 地址控制端依次加上地 址,则在选择器的输出 端Y将可以输出一个序列 脉冲。图示电路是产生 01011001序列脉冲的逻 辑电路。

### 二、数据分配器

数据分配器是将一串行输入数据,在n位地址的控制下,依次分配到2n个通道上去。



#### 数据分配器电路图



图中 $D_i$ 是串行数据,

 $A_1A_0$ 是分配地址,

 $\overline{D_3},\overline{D_2},\overline{D_1},\overline{D_0}$  是四个输出通道。

称为1/4分配器。

在某种意义上,数据分配器 是将串行输入信号转换成并 行输出。

#### 数据分配器真值表:

#### 2线-4线译码电路真值表

| 地址               |       | 数据    |                  | 输                | 出                |                  |
|------------------|-------|-------|------------------|------------------|------------------|------------------|
| $D_{\mathrm{i}}$ | $A_1$ | $A_0$ | $\overline{D_3}$ | $\overline{D_2}$ | $\overline{D_1}$ | $\overline{D_0}$ |
| Di               | 0     | 0     | 1                | 1                | 1                | $D_{i}$          |
| $D_{i}$          | 0     | 1     | 1                | 1                | $D_{i}$          | 1                |
| $D_{i}$          | 1     | 0     | 1                | $D_{i}$          | 1                | 1                |
| $D_{i}$          | 1     | 1     | $D_{i}$          | 1                | 1                | 1                |

| 使能控制            | 输     | 入     |                  | 输                | 出                |                  |
|-----------------|-------|-------|------------------|------------------|------------------|------------------|
| $\overline{EN}$ | $A_1$ | $A_0$ | $\overline{Y_3}$ | $\overline{Y_2}$ | $\overline{Y_1}$ | $\overline{Y_0}$ |
| 1               | ×     | ×     | 1                | 1                | 1                | 1                |
| 0               | 0     | 0     | 1                | 1                | 1                | 0                |
| 0               | 0     | 1     | 1                | 1                | 0                | 1                |
| 0               | 1     | 0     | 1                | 0                | 1                | 1                |
| 0               | 1     | 1     | 0                | 1                | 1                | 1                |

数据分配器实际上是一个译码器, $A_1A_0$ 当作译码器的代码输入, $D_i$ 作译码器的使能控制。因此,一个具有使能控制端的译码器又可作数据分配器。

# 三、二进制加法器

- 数字系统要完成各种复杂运算和操作,首先必须具备加、减、乘、除四种最基本的算术运算。
- 而在数字电路中,又只需具有加法运算和移位操作 就能实现乘除法的运算。所以,加法电路是最基本 的。
- 在加法电路中半加电路和全加电路又是最低层的。

# 一、一位加法器

# ▶半加器

仅由两数据相应位相加,不计进位。若相应位为 $A_i$ 、 $B_i$ ,相加后产生半加和为 $S_i$ ,向高位进位为 $C_i$ 。

#### 由此得到真值表:

| 输                 | λ        | 输         | 出        |
|-------------------|----------|-----------|----------|
| 被加数A <sub>i</sub> | 加数 $B_i$ | 半加和 $S_i$ | 进位 $C_i$ |
| 0                 | 0        | 0         | 0        |
| 0                 | 1        | 1         | 0        |
| 1                 | 0        | 1         | 0        |
| 1                 | 1        | 0         | 1        |

# 由真值表得到两个输出函数式:

$$S_{i} = \overline{A_{i}}B_{i} + A_{i}\overline{B_{i}}$$

$$C_{i} = A_{i}B_{i}$$



■ 由异或门、与门实现的电路:

#### ■ 全部用或非门实现

必须把函数式变换成或非-或非表达式。卡诺图中包围"0"格得或与表达式后,由二次求反得到:

$$\overline{S_{i}} = \overline{A_{i}} \overline{B_{i}} + A_{i} B_{i}$$

$$S_{i} = \overline{\overline{A_{i}} \overline{B_{i}} + A_{i} B_{i}} = \overline{\overline{\overline{A_{i}} \overline{B_{i}}} + \overline{\overline{A_{i}} B_{i}}} = \overline{\overline{\overline{A_{i}} + \overline{B_{i}}} + \overline{A_{i} + B_{i}}}$$

$$C_{i} = A_{i} B_{i}$$

$$C_{i} = \overline{A_{i} B_{i}}$$

$$C_{i} = \overline{\overline{A_{i}} + \overline{B_{i}}}$$

| 输         | λ        | 输         | 出        |
|-----------|----------|-----------|----------|
| 被加数 $A_i$ | 加数 $B_i$ | 半加和 $S_i$ | 进位 $C_i$ |
| 0         | 0        | 0         | 0        |
| 0         | 1        | 1         | 0        |
| 1         | 0        | 1         | 0        |
| 1         | 1        | 0         | 1        |

电路图为:



半加器内部的电路不管采用何种逻辑实现,都用逻辑符号表示:



### > 一位全加器

能实现二个加数的对应位和相邻低位的进位一起相加的加法电路。



### 列出真值表:

### 从表可得到二个输 出函数如下:

$$S_{i} = \overline{A_{i}} \overline{B_{i}} C_{i-1} + \overline{A_{i}} B_{i} \overline{C_{i-1}}$$
$$+ A_{i} \overline{B_{i}} \overline{C_{i-1}} + A_{i} B_{i} C_{i-1}$$
$$= \sum m(1, 2, 4, 7)$$

$$C_{i} = \overline{A_{i}}B_{i}C_{i-1} + A_{i}\overline{B_{i}}C_{i-1}$$

$$+ A_{i}B_{i}\overline{C_{i-1}} + A_{i}B_{i}C_{i-1}$$

$$= \Sigma m(3,5,6,7)$$

| 全       | 加器输     | i入                   | 结果      | 结果输出  |  |  |
|---------|---------|----------------------|---------|-------|--|--|
| $A_{i}$ | $B_{i}$ | $oldsymbol{C}_{i-1}$ | $S_{i}$ | $C_i$ |  |  |
| 0       | 0       | 0                    | 0       | 0     |  |  |
| 0       | 0       | 1                    | 1       | 0     |  |  |
| 0       | 1       | 0                    | 1       | 0     |  |  |
| 0       | 1       | 1                    | 0       | 1     |  |  |
| 1       | 0       | 0                    | 1       | 0     |  |  |
| 1       | 0       | 1                    | 0       | 1     |  |  |
| 1       | 1       | 0                    | 0       | 1     |  |  |
| 1       | 1       | 1                    | 1       | 1     |  |  |

| $B_i$     | $C_{i-1}$ |    |    |    | $B_i$                                             | $C_{i-1}$ |    |    |    |
|-----------|-----------|----|----|----|---------------------------------------------------|-----------|----|----|----|
|           | 00        | 01 | 11 | 10 |                                                   | 00        | 01 | 11 | 10 |
| $A_i = 0$ | 0         | 1  | 0  | 1  | $\begin{bmatrix} \mathbf{n}_i \\ 0 \end{bmatrix}$ | 0         | 0  | 1  | 0  |
| 1         | 1         | 0  | 1  | 0  | 1                                                 | 0         | 1  | 1  | 1  |

### (1) 由上式可用与非门实现,图略。

### (2) 当用半加器实现时,需对上述式子作变换。

| C                  | $B_i$ | $C_{i-1}$ |    |    |    |
|--------------------|-------|-----------|----|----|----|
| $oldsymbol{S}_{i}$ |       | 00        | 01 | 11 | 10 |
|                    | i = 0 | 0         | 1  | 0  | 1  |
| 或逻辑关系              | 1     | 1         | 0  | 1  | 0  |

$$S_{i} = \overline{A_{i}} \overline{B_{i}} C_{i-1} + \overline{A_{i}} B_{i} \overline{C_{i-1}}$$

$$+ A_{i} \overline{B_{i}} \overline{C_{i-1}} + A_{i} B_{i} C_{i-1}$$

$$= \overline{A_{i}} (B_{i} \oplus C_{i-1}) + A_{i} \overline{(B_{i} \oplus C_{i-1})}$$

$$= A_{i} \oplus B_{i} \oplus C_{i-1}$$

$$S_{i} = A_{i} \oplus B_{i} \oplus C_{i-1}$$

$$S_{i} = A_{i} \oplus B_{i} \oplus C_{i-1} = S_{Hi} \oplus C_{i-1}$$

$$C_{i} = A_{i} B_{i} + A_{i} \overline{B_{i}} C_{i-1} + \overline{A_{i}} B_{i} C_{i-1}$$

$$= A_{i} B_{i} + S_{Hi} C_{i-1}$$

$$= C_{Hi} + S_{Hi} C_{i-1}$$



$$S_{Hi} = \overline{A_i}B_i + A_i\overline{B_i}$$
 $C_{Hi} = A_iB_i$ 



### 二、多位二进制加法器

多位二进制加法电路种类很多,如4位并行输入串行进位加法电路,可由四个1位全加器组成,如图所示:



这种加法方式称为串行进位,其运算速度是比较低的。每做一次加法运算,需要经过4个全加器的传输延迟时间,才能得到稳定可靠的运算结果。

# 中规模集成二进制加法器

1.74HC283型4位二进制加法器



# 2. 用74HC283实现减法运算

二进制的减法运算可以通过补码的加法来实现,首先将被减数和减数都变成补码,然后做加法运算。

两个N位的二进制数相减,可以通过被减数和减数的补码相加后再减去2n实现。

$$A \oplus A = 0$$

$$A \oplus 1 = A$$

$$A \oplus \overline{A} = 1$$

$$A \oplus 0 = A$$

$$A \oplus B = B \oplus A$$

$$A \oplus (B \oplus C) = (A \oplus B) \oplus C$$

$$A \cdot (B \oplus C) = (A \cdot B) \oplus (A \cdot C)$$

两个4位二进制 差数 Д 数相减的逻辑 电路  $\overline{S_3}$  $\overline{S_1}$  $S_0$  $C_{-1}$ 74HC283 (2) CO  $\mathbf{A_3} \ \mathbf{A_2} \ \mathbf{A_1} \ \mathbf{A_0} \ \mathbf{B_3} \ \mathbf{B_2} \ \mathbf{B_1} \ \mathbf{B_0}$ 得到和 8, 74HC283(1) CO  $C_{-1}$ 该片做被减数  $\mathbf{A_3} \ \mathbf{A_2} \ \mathbf{A_1} \ \mathbf{A_0} \quad \mathbf{B_3} \ \mathbf{B_2} \ \mathbf{B_1}$ 和减数补码相 加运算 被减数A 減数 B





# 3. 实现多数二进制数相加

用两片74HC283实现两个8位的二进制数加法运算。



# 4. 实现代码间的转换

74HC283只能做加法,其功能不能改变。 要实现代码转换其基本思路是:待转换的 代码加上某个数即成目的代码了。 将8421BCD码转换成2421BCD码时,其真值 表如表所示。

| ; | 被加 | 数 |   |       | 加     | 数     |       | 结 | 果代 | 码 |   |
|---|----|---|---|-------|-------|-------|-------|---|----|---|---|
| 8 | 4  | 2 | 1 | $B_3$ | $B_2$ | $B_1$ | $B_0$ | 2 | 4  | 2 | 1 |
| 0 | 0  | 0 | 0 | 0     | 0     | 0     | 0     | 0 | 0  | 0 | 0 |
| 0 | 0  | 0 | 1 | 0     | 0     | 0     | 0     | 0 | 0  | 0 | 1 |
| 0 | 0  | 1 | 0 | 0     | 0     | 0     | 0     | 0 | 0  | 1 | 0 |
| 0 | 0  | 1 | 1 | 0     | 0     | 0     | 0     | 0 | 0  | 1 | 1 |
| 0 | 1  | 0 | 0 | 0     | 0     | 0     | 0     | 0 | 1  | 0 | 0 |
| 0 | 1  | 0 | 1 | 0     | 1     | 1     | 0     | 1 | 0  | 1 | 1 |
| 0 | 1  | 1 | 0 | 0     | 1     | 1     | 0     | 1 | 1  | 0 | 0 |
| 0 | 1  | 1 | 1 | 0     | 1     | 1     | 0     | 1 | 1  | 0 | 1 |
| 1 | 0  | 0 | 0 | 0     | 1     | 1     | 0     | 1 | 1  | 1 | 0 |
| 1 | 0  | 0 | 1 | 0     | 1     | 1     | 0     | 1 | 1  | 1 | 1 |



|   | 被 | 加数 | t |       | 加娄                 | 女     |                    | 结 | i果 | 代和 | 4 |
|---|---|----|---|-------|--------------------|-------|--------------------|---|----|----|---|
| 8 | 4 | 2  | 1 | $B_3$ | $\boldsymbol{B_2}$ | $B_1$ | $\boldsymbol{B_0}$ | 2 | 4  | 2  | 1 |
| 0 | 0 | 0  | 0 | 0     | 0                  | 0     | 0                  | 0 | 0  | 0  | 0 |
| 0 | 0 | 0  | 1 | 0     | 0                  | 0     | 0                  | 0 | 0  | 0  | 1 |
| 0 | 0 | 1  | 0 | 0     | 0                  | 0     | 0                  | 0 | 0  | 1  | 0 |
| 0 | 0 | 1  | 1 | 0     | 0                  | 0     | 0                  | 0 | 0  | 1  | 1 |
| 0 | 1 | 0  | 0 | 0     | 0                  | 0     | 0                  | 0 | 1  | 0  | 0 |
| 0 | 1 | 0  | 1 | 0     | 1                  | 1     | 0                  | 1 | 0  | 1  | 1 |
| 0 | 1 | 1  | 0 | 0     | 1                  | 1     | 0                  | 1 | 1  | 0  | 0 |
| 0 | 1 | 1  | 1 | 0     | 1                  | 1     | 0                  | 1 | 1  | 0  | 1 |
| 1 | 0 | 0  | 0 | 0     | 1                  | 1     | 0                  | 1 | 1  | 1  | 0 |
| 1 | 0 | 0  | 1 | 0     | 1                  | 1     | 0                  | 1 | 1  | 1  | 1 |

$$B_2 = B_1 = D + CA + CB$$

 $=\overline{\overline{D}\overline{C}}+\overline{\overline{D}}\overline{\overline{B}}\overline{\overline{A}}$ 

$$=\overline{D+C}+\overline{D+B+A}$$

结果

# 四、数值比较器

数值比较器用来比较二个数据的大、小、是否相等,它经常用在逻辑判断,执行程序的跳转路径或执行何种操作等场合。分为串行比较器和并行比较器。

### 一、1位并行数值比较器



| 比较    | 输入    | 结果输出          |                 |               |  |  |  |
|-------|-------|---------------|-----------------|---------------|--|--|--|
| $A_i$ | $B_i$ | $L_{A_i>B_i}$ | $L_{A_i < B_i}$ | $L_{A_i=B_i}$ |  |  |  |
| 0     | 0     | 0             | 0               | 1             |  |  |  |
| 0     | 1     | 0             | 1               | 0             |  |  |  |
| 1     | 0     | 1             | 0               | 0             |  |  |  |
| 1     | 1     | 0             | 0               | 1             |  |  |  |

$$L_{A_i>B_i}=A_i\,\overline{B}_i$$

$$L_{A_i < B_i} = \overline{A}_i B_i$$

$$L_{A_i=B_i} = \overline{A}_i \, \overline{B}_i + A_i B_i$$

| 比较    | 输入    | 结果输出          |                 |               |  |  |  |
|-------|-------|---------------|-----------------|---------------|--|--|--|
| $A_i$ | $B_i$ | $L_{A_i>B_i}$ | $L_{A_i < B_i}$ | $L_{A_i=B_i}$ |  |  |  |
| 0     | 0     | 0             | 0               | 1             |  |  |  |
| 0     | 1     | 0             | 1               | 0             |  |  |  |
| 1     | 0     | 1             | 0               | 0             |  |  |  |
| 1     | 1     | 0             | 0               | 1             |  |  |  |

由函数式画出电路图:



### 二、多位数值比较器

多位数值比较器通常用"高位优先"的比较原则,如两个4位的数值比较器A和B, $A=A_3A_2A_1A_0$ 、 $B=B_3B_2B_1B_0$ ,若 $A_3>B_3$ ,则A>B;若 $A_3<B_3$ ,则A<B;若高位相等时,按同样的原则比较次高位,如此进行,直到最低位比较完毕。

例:设计一个4位数码比较器,要求除比较本四位以外,在本四位相等时,还能比较低本四位的比较结果,以便能实现更多位的比较结果,以便能实现更多位的比较。框图如图所示:



解:列出真值表如下:

| -/         | 本四位        | Z输入        |            | 低位        | 结果结果        | <b>渝入</b> | 比较结果输出    |             |             |  |
|------------|------------|------------|------------|-----------|-------------|-----------|-----------|-------------|-------------|--|
| $A_3, B_3$ | $A_2, B_2$ | $A_1, B_1$ | $A_0, B_0$ | $l_{a>b}$ | $l_{a < b}$ | $l_{a=b}$ | $L_{A>B}$ | $L_{A < B}$ | $ L_{A=B} $ |  |
| $G_3$      | X          | X          | X          | X         | X           | X         | 1         | 0           | 0           |  |
| $L_3$      | X          | X          | X          | X         | X           | X         | 0         | 1           | 0           |  |
| $E_3$      | $G_2$      | X          | X          | X         | X           | X         | 1         | 0           | 0           |  |
| $E_3$      | $L_2$      | X          | X          | X         | X           | X         | 0         | 1           | 0           |  |
| $E_3$      | $E_2$      | $G_1$      | X          | ×         | X           | X         | 1         | 0           | 0           |  |
| $E_3$      | $E_2$      | $L_{1}$    | X          | X         | X           | X         | 0         | 1           | 0           |  |
| $E_3$      | $E_2$      | $E_1$      | $G_0$      | X         | X           | X         | 1         | 0           | 0           |  |
| $E_3$      | $E_2$      | $E_1$      | $L_0$      | X         | X           | X         | 0         | 1           | 0           |  |
| $E_3$      | $E_2$      | $E_1$      | $E_0$      | 1         | 0           | 0         | 1         | 0           | 0           |  |
| $E_3$      | $E_2$      | $E_1$      | $E_0$      | 0         | 1           | 0         | 0         | 1           | 0           |  |
| $E_3$      | $E_2$      | $E_1$      | $E_0$      | 0         | 0           | 1         | 0         | 0           | 1           |  |

$$\begin{split} L_{A>B} &= G_3 + E_3 G_2 + E_3 E_2 G_1 + E_3 E_2 E_1 G_0 + E_3 E_2 E_1 E_0 l_{a>b} \\ G_3 &= A_3 \overline{B_3} \qquad E_3 = \overline{A_3 \oplus B_3} \qquad G_2 = A_2 \overline{B_2} \qquad E_2 = \overline{A_2 \oplus B_2} \\ G_1 &= A_1 \overline{B_1} \qquad G_0 = A_0 \overline{B_0} \qquad E_1 = \overline{A_1 \oplus B_1} \qquad E_0 = \overline{A_0 \oplus B_0} \end{split}$$

#### 由真值表得出三个输出函数式如下:

$$\begin{split} L_{A>B} &= G_3 + E_3 G_2 + E_3 E_2 G_1 + E_3 E_2 E_1 G_0 + E_3 E_2 E_1 E_0 l_{a>b} \\ L_{A$$

#### 由此画出电路图(基本框图):





# 任意位数值比较器的实现

#### 1. 四位数值比较器74HC85介绍

74HC85是通用4位数值比较器,用该片可以实现任意位的数值比较。



低位比较结果输入

比较结果输出

两个4位 比较码 输入

# 两个4位实现8位数值比较



# 3个4位实现10位数值比较





方案2 低2位接"0"



# 方案3 并联连接比较

$$L_{A>B} = L_{1A>B} + L_{1A=B}L_{2A>B} + L_{1A=B}L_{2A=B}L_{3A>B}$$

$$L_{A < B} = L_{1A < B} + L_{1A = B} L_{2A < B} + L_{1A = B} L_{2A = B} L_{3A < B}$$